FB18 - Das Forum für Informatik

fb18.de / Diplom Informatik / Unterbereich Grundstudium / Technische Informatik

T2 Übungsaufgabe 4.1

T2 Übungsaufgabe 4.1 2005-08-09 16:57
Anonymer User
http://tams-www.informatik.uni-hamburg.de/lehre/ss2005/t2Prak/epv10.pdf
Bei dem Link auf Seite 13 steht, dass n-Kanal-Transistoren bei 0 leiten und bei 1 schließen. In der Übungsaufgabe 4.1 (http://tams-www.informatik.uni-hamburg.de/lehre/ss2005/t2Uebung/m4.pdf) sieht es aber genau anders herum aus. Deshalb bin ich da jetzt ein wenig verwirrt. Wann leitet der n-Kanal-Transistor und wann schließt er?

Danke schonmal im Vorraus.

Re: T2 Übungsaufgabe 4.1 2005-08-09 17:01
nitro-kuh
Also beim Tutoriuim wurde gesagt, dass ein NMOS (selbstperrend) leitet wenn man eine spannung an Gate hat. Also leitet bei 1 und sperrt bei 0 . und PMOS anders rum.

Re: T2 Übungsaufgabe 4.1 2005-08-09 17:27
TriPhoenix
http://tams-www.informatik.uni-hamburg.de/lehre/ss2005/t2Prak/epv10.pdf
Bei dem Link auf Seite 13 steht, dass n-Kanal-Transistoren bei 0 leiten und bei 1 schließen.

Es heißt genau

Am einfachsten stellt man sich dabei die n-Kanal-Transistoren als Schalter vor, die bei UGS= 5V (einer logischen 1) geschlossen und bei einem UGS= 0V (einer logischen 0) ge¨offnet sind; die p-Kanal-Transistoren dagegen als Schalter, bei denen es umgekehrt ist.

Ein geschlossener Schalter leitet, ein offener leitet nicht. Es steht also schon dasselbe da, wie es auch ist, nämlich leitet bei 1 und sperrt bei 0.